tnttour.co.kr 초저전력 회로설계 기술개발 -전기전자工學(공학) 부 Task > tnttour2 | tnttour.co.kr report

초저전력 회로설계 기술개발 -전기전자工學(공학) 부 Task > tnttour2

본문 바로가기

뒤로가기 tnttour2

초저전력 회로설계 기술개발 -전기전자工學(공학) 부 Task

페이지 정보

작성일 20-04-16 20:35

본문




Download : 초저전력 회로설계 기술개발 -전기전자공학부 과제.ppt




초저전력%20회로설계%20기술개발%20-전기전자공학부%20과제_ppt_01.gif 초저전력%20회로설계%20기술개발%20-전기전자공학부%20과제_ppt_02.gif 초저전력%20회로설계%20기술개발%20-전기전자공학부%20과제_ppt_03.gif 초저전력%20회로설계%20기술개발%20-전기전자공학부%20과제_ppt_04.gif 초저전력%20회로설계%20기술개발%20-전기전자공학부%20과제_ppt_05.gif 초저전력%20회로설계%20기술개발%20-전기전자공학부%20과제_ppt_06.gif
초저전력 회로설계 기술개발 -전기전자工學(공학) 부 Task
xxxxxx-4-8
4,5차년도 심의
*
소project명 :초저전력 회로설계 기술개발
xxxxxx-4-8
4,5차년도 심의
*
목 차
1. 4차년도 연차보고서

연구추진 체계도
4차년도 추진일정표
제안한 XOR/XNOR 게이트
2차 ALU
2차 MAC
SRAM
요약
사업비 계획/집행 실적

2. 5차년도 事業計劃書(사업Plan(계획서))

5차년도 추진일정표
5차년도 계획수정 내용
DSP Core용 연산기
요약

3. 위탁project (전북대)

저전력 고주파 회로설계
xxxxxx-4-8
4,5차년도 심의
*
4차년도 연차보고서
xxxxxx-4-8
4,5차년도 심의
*
연구 추진 체계도
초저전력 회로 설계 기술 개발
Transistor
Logic
Architecture
System
Gated Clock
Pipelining
Parallel Processing
Bus Multiplexing
Retiming
Folding
Cell Library
Activity Reduction
Logic Optimization
TR Sizing
Floor-Planning
Logic Partitioning
Swing Voltage -
Reduction
Power -
Management Mode
Low Power [XOR/XNOR, Adder, ALU, MAC]
Low Power DSP Core용 연산기
xxxxxx-4-8
4,5차년도 심의
*
4차년도 추진 일정표
xxxxxx-4-8
4,5차년도 심의
*
제안한 XOR/XNOR 게이트 설계

기존 회로(Wang’s XOR/XNOR)에 비해 DC 전류를 줄인 저전력 XOR/XNOR 게이트 설계.

제안한 회로는 공정조건에 의존.

PMOS의 문턱전압이 NMOS보다 큰 경우 제안한 XNOR게이트가 결과 적이고,
NMOS의 문턱전압이 PMOS보다 큰 경우 제안한 XOR게이트가 결과 적임.

기존의 게이트…(skip)

초저전력 회로설계 기술개발 -전기전자공학부 과제 , 초저전력 회로설계 기술개발 -전기전자공학부 과제기타사업계획 , 초저전력 회로설계 기술 전기전자공학부

Download : 초저전력 회로설계 기술개발 -전기전자공학부 과제.ppt( 75 )





설명



초저전력 회로설계 기술개발 -전기전자工學(공학) 부 Task
사업계획/기타



초저전력,회로설계,기술,전기전자공학부,기타,사업계획


순서





다.
전체 18,025건 1 페이지
해당자료의 저작권은 각 업로더에게 있습니다.

evga.co.kr 은 통신판매중개자이며 통신판매의 당사자가 아닙니다.
따라서 상품·거래정보 및 거래에 대하여 책임을 지지 않습니다.
Copyright © tnttour.co.kr. All rights reserved.
PC 버전으로 보기